Circuiti Sequenziali

 Modulo:  Circuiti Sequenziali

 Tempi:

ABILITÀ  (saper fare)

CONOSCENZE (sapere)

  • Disegnare i cronogrammi relativi al funzionamento del Latch dato l'andamento degli input
  • Disegnare i cronogrammi relativi al funzionamento di FF edge triggered dato l'andamento degli input
  • Disegnare cronogrammi relativi all'andamento delle uscite dei FF nei divisori di frequenza
  • Progettare un divisore di frequenza
  • Progettare un contatore asincrono modulo N utilizzando FF
  • Progettare un contatore asincrono modulo N utilizzando contatori integrati
  • Disegnare schemi elettrici con contatori col simulatore (Proteus)
  • Simulare il funzionamento di schemi elettrici con contatori; visualizzazione di cronogrammi con l’analizzatore logico
  • Latch: principio di funzionamento di latch SR con porte NOR; latch con Enable; latch D
  • FF edge triggered: tipologia (SR, D, JK); p.e.t., n.e.t., pulse-triggered; ingressi sincroni di preset e reset
  • Divisore di frequenza: realizzazione con FF JK e D
  • Contatori asincroni; definzione, input/output, modulo,
  • Collegamento in cascata di contatori asincroni
  • Contatori integrati: 7490, 7493
Ultime modifiche: giovedì, 16 giugno 2016, 23:52